-

智原推出SoC开发平台FlashKit™-22RRAM 加速AI物联网应用设计

台湾 新竹--(BUSINESS WIRE)--(美国商业资讯)-- ASIC设计服务暨IP研发领导厂商智原科技(Faraday Technology Corporation)今日发表最新FlashKit™开发平台FlashKit-22RRAM。这个专为高效能物联网与微控制器(MCU)应用所设计的平台,采用联电22ULP工艺,内建电阻式内存(RRAM, ReRAM)及完整的SoC外围及接口IP,并提供用于软硬件整合的开发工具,加速系统芯片的整合开发,为AI边缘物联设备提供高效能、低功耗且具成本效益的解决方案。

FlashKit-22RRAM整合了完整的RRAM控制子系统,支持DWORD存取,可提供与SST架构的嵌入式闪存相当的效能,且大幅降低额外光罩需求,特别适合用于 AIoT、智能家庭、穿戴式与携带型设备等消费级应用。该平台已开发完成并经过流片验证,可协助客户快速导入联电22ULP工艺并顺利量产。

FlashKit-22RRAM同时内建ARM Cortex-M7及VeeR EH1 RISC-V嵌入式处理器,并整合USB 3.0 Type-C、GMAC、PLL等多种关键IP。内建的RRAM控制器与测试(BIST)电路可确保数据存取效率与量产质量。此外,FlashKit-22RRAM搭载嵌入式 FPGA(eFPGA)模块,提升设计弹性,支持芯片导出后的逻辑变更、ECO或GPIO重新配置等需求。

智原科技营运长林世钦表示:「FlashKit-22RRAM展现智原持续提供优化平台的坚持,协助客户降低开发负担,加速产品上市。我们的客户能以高度整合且极具成本效益的方式,快速推出差异化的eNVM产品,同时保有未来需求扩展的弹性。」

关于智原科技

智原科技(Faraday Technology Corporation, TWSE: 3035)以提供造福人类、支持永续发展的芯片为使命,发展完整的ASIC解决方案,包含3D先进封装、Arm Neoverse CSS设计、FPGA-Go-ASIC与芯片实体设计服务。同时,智原拥有丰富的硅智财数据库,涵盖I/O、Cell Library 、 Memory Compiler 、 Arm-compliant CPUs 、DDR/LPDDR、MIPI D-PHY、V-by-One、USB、Ethernet、SATA、PCIe、及可程序设计高速SerDes等数百个IP。更多信息,请浏览智原科技网站www.faraday-tech.com或关注微信号faradaytech。

Contacts

媒体联络
Evan Ke 柯奕帆
+886.3.5787888 ext. 88689
evan@faraday-tech.com

Faraday Technology Corporation

TSE:3035


Contacts

媒体联络
Evan Ke 柯奕帆
+886.3.5787888 ext. 88689
evan@faraday-tech.com

More News From Faraday Technology Corporation

智原科技将参与ICCAD 2024 展示全方位ASIC解决方案

台湾 新竹--(BUSINESS WIRE)--(美国商业资讯)-- ASIC设计服务暨IP研发销售领导厂商智原科技(Faraday Technology Corporation,TWSE:3035) 将于12月11日至12月12日参加在上海举行的ICCAD 2024 (中国集成电路设计业年会),现场将展示FlashKit™-22RRAM开发平台、低功耗HiSpeedKit™-HS开发平台,并于演讲中介绍智原所提供的完整工艺与一站式2.5D/3D先进封装服务。 这次将于展会中演示的FlashKit-22RRAM 低功耗平台采用UMC 22纳米工艺,内嵌Arm Cortex-M7和RISC-V VeeR EH1,同时整合了ReRAM闪存技术和可编程电路eFPGA等嵌入式IP,用于硅片后的数据或程式保留和电路修订,可加速物联网和其他嵌入式应用的开发。另一项HiSpeedKit-HS平台主要应用于简化高速接口IP子系统的验证流程,内建Arm Cortex® A53处理器及丰富的高速I/O介面,芯片设计者可在真实的SoC环境中进行接口IP的整合与系统测试。 智原科技营运长林世钦表示:「智原无论...

智原推出HiSpeedKitTM-HS平台提供高速接口IP系统验证

台湾 新竹--(BUSINESS WIRE)--(美国商业资讯)-- ASIC设计服务暨IP研发销售厂商智原科技﹝Faraday Technology Corporation,TWSE:3035﹞今日宣布推出其最新的HiSpeedKitTM-HS平台。这个平台主要用来强化并简化高速接口IP子系统的验证流程。除了支持智原自有的IP外,第三方的接口控制电路也可通过HiSpeedKit-HS平台中的FPGA进行子系统的整合,并在系统上进行完整的软硬件协同验证。 HiSpeedKit-HS平台提供IP设计或系统整合,芯片设计者可在真实的SoC 环境中进行接口IP的整合与系统测试。这个平台内建了Arm Cortex® A53处理器及智原自有的DDR 4 PHY、PCIe Gen 4 PHY和Gigabit以太网络PHY等高速接口IP,除了确保这些接口物理层PHY IP测试芯片通过系统验证之外,还可以进一步整合控制电路,以确保整合后的高速接口子系统完整度及质量,降低未来的整合风险,加速设计生产时程,并在各种系统软件应用上提供先期的性能体验。 智原科技营运长林世钦表示:「我们的IP技术服务团队透过高...

突破先进封装壁垒:智原科技携手奇异摩尔合作的2.5D封装平台成功进入量产阶段

新竹--(BUSINESS WIRE)--(美国商业资讯)-- ASIC设计服务暨IP研发销售厂商智原科技(Faraday Technology Corporation,TWSE:3035)与业内领先的AI网络全栈式互联产品及解决方案提供商奇异摩尔,今日宣布共同合作的2.5D封装平台已成功进入量产阶段。智原科技与奇异摩尔共同打造的先进封装一站式平台及服务,结合奇异摩尔的Chiplet互联及网络加速芯粒解决方案,充分展现了双方在Chiplet市场上取得的显著成果。 智原科技有效整合来自不同半导体厂的多源Chiplet,涵盖计算机运算裸芯片、HBM设计与生产,奇异摩尔提供包括已设计验证完成之高性能3D Chiplet通用底座(Base Die)、高速片内互连芯粒(IO Die)及高性能网络加速芯粒(NDSA)等Chiplet多款产品,可根据客户需求做定制化的整合。双方共同合作提供完整的Chiplet SoC/Interposer设计整合、测试分析、外包采购和生产规划等先进封装服务;借助这一全方位解决方案,能加速系统级产品的整合设计,使得客户能够专注于核心裸芯片的开发,进而缩短设计周期并降低...
Back to Newsroom